电子世界

2011, No.388(13) 11-12

[打印本页] [关闭]
本期目录(Current Issue) | 过刊浏览(Past Issue) | 高级检索(Advanced Search)

基于FPGA的LPDC译码实现

程方;蓝希令;

摘要(Abstract):

低密度奇偶校验码(Low-Density Parity-Check codes,LDPC codes)是一种基于图和迭代译码的信道编码方案,它是据Turbo码的另外一种性能非常接近Shannon极限的信道编码。本文在探讨了LDPC码的经典BP(Belief Propagation)译码算法的基础上,采用一种改进行的复杂度较低,性能较好的LLRBP译码算法在FPGA上进行实现,验证了LDPC码的优异性能,对于译码算法的硬件实现具有指导意义。

关键词(KeyWords): LDPC;LLRBP算法;FPGA

Abstract:

Keywords:

基金项目(Foundation):

作者(Authors): 程方;蓝希令;

扩展功能
本文信息
服务与反馈
本文关键词相关文章
本文作者相关文章
中国知网
分享